您好,读者!请
登录
您好,{{userInfo.name}}
{{item.navigationName}}
退出
{{item.navigationName}}
建议与咨询
留下您的常用邮箱和电话号码,以便我们向您反馈解决方案和替代方法
您的常用邮箱:
*
您的手机号码:
*
问题描述:
当前已输入0个字,您还可以输入200个字
课程文献中心
更多>>
硬件综合设计
作者:
沈敏
介绍:
硬件(英文名Hardware)是计算机硬件的简称(中国大陆及香港用语,台湾作硬体),是指计算机系统中由电子,机械和光电元件等组成的各种物理装置的总称。这些物理装置按系统结构的要求构成一个有机整体为计算机软件运行提供物质基础。
主题:
硬件综合设计
硬件平台设计
硬件电路设计
硬件设计语言
硬件设计
文献总量:
10609
篇
期刊文献:
6925
篇
学位论文:
3633
篇
图书:
39
篇
标准:
12
篇
本周更新量:
14
篇
32
人关注课程
关注
教材教参
文献订阅
相关资料
交流讨论
关注成员
相关资料
嵌入式3G无线视频监控系统硬件设计与信号完整性仿真
提出了一种基于DaVinci平台的嵌入式3G无线视频监控系统的解决方案。该方案充分利用WCDMA网络的高带宽,可进行两路视频的同步监控。对系统的硬件设计进行了深入的探讨,设计了各个功能模块。应用Hyperlynx软件与IBIS模型对硬件PCB设计进行了仿真分析,有效地解决了系统DDR2接口电路中出现的反射、串扰等信号完整性(SI)方面的问题,充分保证了高速PCB设计的质量和速度。相比传统的有线视频监控,该方案更加灵活,使用范围更加广泛。
嵌入式3G无线视频监控系统硬件设计与信号完整性仿真_黄帅(351KB)
点赞
(1)
回复
(0)
快速二维中值滤波算法及其FPGA硬件设计
针对数字图像噪声抑制过程中去噪性能要求较高、处理速度要求较快的问题,以常规中值滤波算法为基础,提出用归并插入排序算法来实现5×5快速中值滤波器的方案。通过对滤波窗口中行列像素点以及对角线上的像素点的归并插入排序,得到窗口的中值,在Xilinx的ISE10.0软件开发环境下成功完成该算法硬件设计。相比常规算法,该方案简单易行、运算速度快,能够满足实时性的要求,易在现场可编程门阵列(FPGA)上实现,为实时性要求较高的图像去噪领域提供了可靠的技术支持。
快速二维中值滤波算法及其FPGA硬件设计_董恩增(1856KB)
点赞
(0)
回复
(0)
共1页
<<
<
1
>
>>
热门推荐
嵌入式3G无线视频监控系统硬件设计与信号完整性仿真
快速二维中值滤波算法及其FPGA硬件设计
标题:
介绍:
封面:
上传的封面将会作为该资料的图标在列表上显示
链接:
填写链接后点击该资料标题将会跳转到指定页面
附件:
(最多可以上传十个文件,单个文件不超过20M。)
添加附件